介紹:
XCZU48DR-2FSVG1517E器件是Xilinx公司的新一代Zynq UltraScale+ RFSoC器件,可用于LTE、5G、SDR、衛(wèi)星通信等無線平臺。
Zynq UltraScale+ RFSoC系列將多頻帶、多模蜂窩無線電和電纜基礎(chǔ)設(shè)施(DOCSIS)的關(guān)鍵子系統(tǒng)集成到SoC平臺中,該平臺包含一個(gè)功能豐富的64位四核Arm Cortex -A53和基于Arm Cortex- R5F的雙核處理系統(tǒng)。
?
將處理系統(tǒng)與UltraScale架構(gòu)可編程邏輯、RF- ADC、RF- DAC和軟決策FECs相結(jié)合,Zynq UltraScale+ RFSoC家族能夠?qū)崿F(xiàn)完整的軟件定義無線電(SDR),包括直接射頻采樣數(shù)據(jù)轉(zhuǎn)換器,在單個(gè)、高可編程SoC上實(shí)現(xiàn)CPRI和千兆以太網(wǎng)到射頻。
Zynq UltraScale+ RFSoC集成了多達(dá)16個(gè)通道的RF - ADC和RF - DAC,均具有優(yōu)良的噪聲譜密度。RF數(shù)據(jù)轉(zhuǎn)換器還包括功率高效的數(shù)字下轉(zhuǎn)換器(DDC)和數(shù)字上轉(zhuǎn)換器(DUC),其中包括可編程插補(bǔ)和抽取、NCO和復(fù)雜混頻器。DDC和DUC也支持雙頻操作。
軟判決FEC (SD-FEC)是一種高度靈活的前向糾錯(cuò)引擎,能夠在Turbo解碼模式下運(yùn)行,適用于無線應(yīng)用,如5G無線、回程和DOCSIS 3.1電纜調(diào)制解調(diào)器中使用的LTE和LDPC編碼/解碼模式。
產(chǎn)品規(guī)格:
系列:Zynq® UltraScale+™ RFSoC
架構(gòu):MCU,F(xiàn)PGA
核心處理器:帶 CoreSight™ 的四核 ARM® Cortex®-A53 MPCore™,帶 CoreSight™ 的雙核 ARM®Cortex™-R5
閃存大?。?
I/O 數(shù):561
RAM 大?。?56KB
外設(shè):DDR,DMA,PCIe
連接能力:CANbus,EBI/EMI,以太網(wǎng),I2C,MMC/SD/SDIO,SPI,UART/USART,USB OTG
速度:533MHz,1.333GHz
主要屬性:Zynq®UltraScale+™ FPGA,930K+ 邏輯單元
工作溫度:0°C ~ 100°C(TJ)
封裝/外殼:1517-BBGA,F(xiàn)CBGA
供應(yīng)商器件封裝:1517-FCBGA(40x40)
應(yīng)用:
5G 和 LTE 無線
用于電纜接入 DOCSIS 3.1 的 Remote-PHY
相控陣?yán)走_(dá)/數(shù)字陣列雷達(dá)
測試與測量
衛(wèi)星通信