深圳市明佳達(dá)電子有限公司【供求TI汽車(chē)處理器】DRA821U4TCBALMRQ1 Jacinto™ 64位處理器,具有雙核 Arm® Cortex®-A72、四核 Cortex-R5F、四端口以太網(wǎng)交換機(jī)、PCIe 的汽車(chē)網(wǎng)關(guān) SoC。
DRA821U4TCBALMRQ1器件說(shuō)明:
Jacinto™ DRA821x 處理器基于 Armv8 64 位架構(gòu),針對(duì)具有云連接能力的網(wǎng)關(guān)系統(tǒng)進(jìn)行了優(yōu)化。片上系統(tǒng) (SoC) 設(shè)計(jì)可通過(guò)集成(尤其是系統(tǒng) MCU、功能安全和安全性特性以及可實(shí)現(xiàn)高速通信的以太網(wǎng)交換機(jī))降低系統(tǒng)級(jí)成本和復(fù)雜性。集成式診斷和功能安全特性滿足 ASIL-D 和 SIL-3 認(rèn)證要求。實(shí)時(shí)控制和低延遲通信由 PCIe 控制器和支持 TSN 的千兆位以太網(wǎng)交換機(jī)提供支持。
多達(dá)四種通用 Arm® Cortex®-R5F 子系統(tǒng)可以處理簡(jiǎn)單的時(shí)序關(guān)鍵型處理任務(wù),從而使 Arm® Cortex®-A72 核心不受高級(jí)應(yīng)用和基于云的應(yīng)用的影響。
Jacinto DRA821x 處理器還包含擴(kuò)展 MCU (eMCU) 域的概念。該域是 MAIN 域上處理器和外圍設(shè)備的子集,旨在實(shí)現(xiàn)更高的功能安全性,例如 ASIL-D/SIL-3。
特性:
處理器內(nèi)核:
• 雙核 64 位 Arm® Cortex®-A72 微處理器子系統(tǒng),性能高達(dá) 2.0GHz、24K DMIPS
– 每個(gè)雙核 Cortex®-A72 集群具有 1MB L2 共享緩存
– 每個(gè) A72 內(nèi)核具有 32KB L1 數(shù)據(jù)緩存和 48KBL1 指令緩存
• 4 個(gè) Arm® Cortex®-R5F MCU,性能高達(dá)1.0GHz,具有可選鎖步操作,8K DMIPS
– 32K 指令緩存,32K 數(shù)據(jù)緩存,64K L2 TCM
– 隔離 MCU 子系統(tǒng)中有 2 個(gè) Arm® Cortex®-R5F MCU
– 通用計(jì)算分區(qū)中有 2 個(gè) Arm® Cortex®-R5F MCU
存儲(chǔ)器子系統(tǒng):
• 1MB 的片上 L3 RAM(具有 ECC 和一致性)
– ECC 錯(cuò)誤保護(hù)
– 共享一致性緩存
– 支持內(nèi)部 DMA 引擎
• 外部存儲(chǔ)器接口 (EMIF) 模塊(具有 ECC)
– 支持符合 JESD209-4B 規(guī)范的 LPDDR4 存儲(chǔ)器類(lèi)型。(不支持字節(jié)模式 LPDDR4 存儲(chǔ)器或具有超過(guò) 17 行地址位的存儲(chǔ)器)
– 支持高達(dá) 3200MT/s 的速度
– 具有內(nèi)聯(lián) ECC 總線的 32 位和 16 位數(shù)據(jù)總線,數(shù)據(jù)速率高達(dá) 12.8GB/s
• 通用存儲(chǔ)器控制器 (GPMC)
• MAIN 域中的 512KB 片上 SRAM,受 ECC 保護(hù)
如有興趣,請(qǐng)致電聯(lián)系陳先生:
QQ:1668527835
電話:13410018555
郵箱:chen13410018555@163.com
公司網(wǎng)址:cx43.cn